[ARM] MX27: add i.MX27 SDHC1 and SDHC2 GPIO declarations
authorJulien Boibessot <julien.boibessot@armadeus.com>
Thu, 23 Oct 2008 12:45:10 +0000 (14:45 +0200)
committerSascha Hauer <s.hauer@pengutronix.de>
Tue, 16 Dec 2008 13:46:09 +0000 (14:46 +0100)
Signed-off-by: Julien Boibessot <julien.boibessot@armadeus.com>
Signed-off-by: Sascha Hauer <s.hauer@pengutronix.de>
arch/arm/plat-mxc/include/mach/iomux-mx1-mx2.h

index f604ec7bf97d15efc1a1e381a2c5d8d486da1183..f49d798c5c3c1ea16024f4d93093917f2677df3c 100644 (file)
@@ -279,6 +279,12 @@ extern int mxc_gpio_setup_multiple_pins(const int *pin_list, unsigned count,
 #define PA29_PF_VSYNC          (GPIO_PORTA | GPIO_OUT | GPIO_PF | 29)
 #define PA30_PF_CONTRAST       (GPIO_PORTA | GPIO_OUT | GPIO_PF | 30)
 #define PA31_PF_OE_ACD         (GPIO_PORTA | GPIO_OUT | GPIO_PF | 31)
+#define PB4_PF_SD2_D0          (GPIO_PORTB | GPIO_PF |  4)
+#define PB5_PF_SD2_D1          (GPIO_PORTB | GPIO_PF |  5)
+#define PB6_PF_SD2_D2          (GPIO_PORTB | GPIO_PF |  6)
+#define PB7_PF_SD2_D3          (GPIO_PORTB | GPIO_PF |  7)
+#define PB8_PF_SD2_CMD         (GPIO_PORTB | GPIO_PF |  8)
+#define PB9_PF_SD2_CLK         (GPIO_PORTB | GPIO_PF |  9)
 #define PB10_PF_CSI_D0         (GPIO_PORTB | GPIO_OUT | GPIO_PF | 10)
 #define PB10_AF_UART6_TXD      (GPIO_PORTB | GPIO_OUT | GPIO_AF | 10)
 #define PB11_PF_CSI_D1         (GPIO_PORTB | GPIO_OUT | GPIO_PF | 11)
@@ -389,9 +395,15 @@ extern int mxc_gpio_setup_multiple_pins(const int *pin_list, unsigned count,
 #define PE15_PF_UART1_RTS      (GPIO_PORTE | GPIO_IN  | GPIO_PF | 15)
 #define PE16_AF_RTCK           (GPIO_PORTE | GPIO_OUT | GPIO_AF | 16)
 #define PE16_PF_RTCK           (GPIO_PORTE | GPIO_OUT | GPIO_PF | 16)
+#define PE18_PF_SDHC1_D0       (GPIO_PORTE | GPIO_PF | 18)
 #define PE18_AF_CSPI3_MISO     (GPIO_PORTE | GPIO_IN  | GPIO_AF | 18)
+#define PE19_PF_SDHC1_D1       (GPIO_PORTE | GPIO_PF | 19)
+#define PE20_PF_SDHC1_D2       (GPIO_PORTE | GPIO_PF | 20)
+#define PE21_PF_SDHC1_D3       (GPIO_PORTE | GPIO_PF | 21)
 #define PE21_AF_CSPI3_SS       (GPIO_PORTE | GPIO_OUT | GPIO_AF | 21)
+#define PE22_PF_SDHC1_CMD      (GPIO_PORTE | GPIO_PF | 22)
 #define PE22_AF_CSPI3_MOSI     (GPIO_PORTE | GPIO_OUT | GPIO_AF | 22)
+#define PE22_PF_SDHC1_CLK      (GPIO_PORTE | GPIO_PF | 23)
 #define PE23_AF_CSPI3_SCLK     (GPIO_PORTE | GPIO_OUT | GPIO_AF | 23)
 #define PE24_PF_USBOTG_CLK     (GPIO_PORTE | GPIO_OUT | GPIO_PF | 24)
 #define PE25_PF_USBOTG_DATA7   (GPIO_PORTE | GPIO_OUT | GPIO_PF | 25)