mrf24j40: cleanup define identation
authorAlexander Aring <alex.aring@gmail.com>
Mon, 21 Sep 2015 09:24:22 +0000 (11:24 +0200)
committerMarcel Holtmann <marcel@holtmann.org>
Tue, 22 Sep 2015 09:51:20 +0000 (11:51 +0200)
This patch replaces the spaces after define by a tab.

Reviewed-by: Stefan Schmidt <stefan@osg.samsung.com>
Signed-off-by: Alexander Aring <alex.aring@gmail.com>
Signed-off-by: Marcel Holtmann <marcel@holtmann.org>
drivers/net/ieee802154/mrf24j40.c

index 997724b8e4343b3ab068a86463393e8008f6ee91..2b7fc00f148776f08f6d8697c719f1993ae05ac0 100644 (file)
 #include <net/mac802154.h>
 
 /* MRF24J40 Short Address Registers */
-#define REG_RXMCR    0x00  /* Receive MAC control */
-#define REG_PANIDL   0x01  /* PAN ID (low) */
-#define REG_PANIDH   0x02  /* PAN ID (high) */
-#define REG_SADRL    0x03  /* Short address (low) */
-#define REG_SADRH    0x04  /* Short address (high) */
-#define REG_EADR0    0x05  /* Long address (low) (high is EADR7) */
-#define REG_TXMCR    0x11  /* Transmit MAC control */
-#define REG_PACON0   0x16  /* Power Amplifier Control */
-#define REG_PACON1   0x17  /* Power Amplifier Control */
-#define REG_PACON2   0x18  /* Power Amplifier Control */
-#define REG_TXNCON   0x1B  /* Transmit Normal FIFO Control */
-#define REG_TXSTAT   0x24  /* TX MAC Status Register */
-#define REG_SOFTRST  0x2A  /* Soft Reset */
-#define REG_TXSTBL   0x2E  /* TX Stabilization */
-#define REG_INTSTAT  0x31  /* Interrupt Status */
-#define REG_INTCON   0x32  /* Interrupt Control */
-#define REG_GPIO     0x33  /* GPIO */
-#define REG_TRISGPIO 0x34  /* GPIO direction */
-#define REG_RFCTL    0x36  /* RF Control Mode Register */
-#define REG_BBREG1   0x39  /* Baseband Registers */
-#define REG_BBREG2   0x3A  /* */
-#define REG_BBREG6   0x3E  /* */
-#define REG_CCAEDTH  0x3F  /* Energy Detection Threshold */
+#define REG_RXMCR      0x00  /* Receive MAC control */
+#define REG_PANIDL     0x01  /* PAN ID (low) */
+#define REG_PANIDH     0x02  /* PAN ID (high) */
+#define REG_SADRL      0x03  /* Short address (low) */
+#define REG_SADRH      0x04  /* Short address (high) */
+#define REG_EADR0      0x05  /* Long address (low) (high is EADR7) */
+#define REG_TXMCR      0x11  /* Transmit MAC control */
+#define REG_PACON0     0x16  /* Power Amplifier Control */
+#define REG_PACON1     0x17  /* Power Amplifier Control */
+#define REG_PACON2     0x18  /* Power Amplifier Control */
+#define REG_TXNCON     0x1B  /* Transmit Normal FIFO Control */
+#define REG_TXSTAT     0x24  /* TX MAC Status Register */
+#define REG_SOFTRST    0x2A  /* Soft Reset */
+#define REG_TXSTBL     0x2E  /* TX Stabilization */
+#define REG_INTSTAT    0x31  /* Interrupt Status */
+#define REG_INTCON     0x32  /* Interrupt Control */
+#define REG_GPIO       0x33  /* GPIO */
+#define REG_TRISGPIO   0x34  /* GPIO direction */
+#define REG_RFCTL      0x36  /* RF Control Mode Register */
+#define REG_BBREG1     0x39  /* Baseband Registers */
+#define REG_BBREG2     0x3A  /* */
+#define REG_BBREG6     0x3E  /* */
+#define REG_CCAEDTH    0x3F  /* Energy Detection Threshold */
 
 /* MRF24J40 Long Address Registers */
-#define REG_RFCON0     0x200  /* RF Control Registers */
-#define REG_RFCON1     0x201
-#define REG_RFCON2     0x202
-#define REG_RFCON3     0x203
-#define REG_RFCON5     0x205
-#define REG_RFCON6     0x206
-#define REG_RFCON7     0x207
-#define REG_RFCON8     0x208
-#define REG_RSSI       0x210
-#define REG_SLPCON0    0x211  /* Sleep Clock Control Registers */
-#define REG_SLPCON1    0x220
-#define REG_WAKETIMEL  0x222  /* Wake-up Time Match Value Low */
-#define REG_WAKETIMEH  0x223  /* Wake-up Time Match Value High */
-#define REG_TESTMODE   0x22F  /* Test mode */
-#define REG_RX_FIFO    0x300  /* Receive FIFO */
+#define REG_RFCON0     0x200  /* RF Control Registers */
+#define REG_RFCON1     0x201
+#define REG_RFCON2     0x202
+#define REG_RFCON3     0x203
+#define REG_RFCON5     0x205
+#define REG_RFCON6     0x206
+#define REG_RFCON7     0x207
+#define REG_RFCON8     0x208
+#define REG_RSSI       0x210
+#define REG_SLPCON0    0x211  /* Sleep Clock Control Registers */
+#define REG_SLPCON1    0x220
+#define REG_WAKETIMEL  0x222  /* Wake-up Time Match Value Low */
+#define REG_WAKETIMEH  0x223  /* Wake-up Time Match Value High */
+#define REG_TESTMODE   0x22F  /* Test mode */
+#define REG_RX_FIFO    0x300  /* Receive FIFO */
 
 /* Device configuration: Only channels 11-26 on page 0 are supported. */
 #define MRF24J40_CHAN_MIN 11