powerpc/mm: Fix typo in comments
authorAlexey Kardashevskiy <aik@ozlabs.ru>
Thu, 1 Feb 2018 05:07:25 +0000 (16:07 +1100)
committerMichael Ellerman <mpe@ellerman.id.au>
Tue, 27 Mar 2018 12:44:56 +0000 (23:44 +1100)
Fixes: 912cc87a6 "powerpc/mm/radix: Add LPID based tlb flush helpers"
Signed-off-by: Alexey Kardashevskiy <aik@ozlabs.ru>
Signed-off-by: Michael Ellerman <mpe@ellerman.id.au>
arch/powerpc/mm/tlb-radix.c

index 71d1b19ad1c0da190ecaf5cd394e918a771b01f9..001c1f6458b61c52e4356d296493d540373307fe 100644 (file)
@@ -98,7 +98,7 @@ static inline void __tlbiel_pid(unsigned long pid, int set,
        rb |= set << PPC_BITLSHIFT(51);
        rs = ((unsigned long)pid) << PPC_BITLSHIFT(31);
        prs = 1; /* process scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
 
        asm volatile(PPC_TLBIEL(%0, %4, %3, %2, %1)
                     : : "r"(rb), "i"(r), "i"(prs), "i"(ric), "r"(rs) : "memory");
@@ -112,7 +112,7 @@ static inline void __tlbie_pid(unsigned long pid, unsigned long ric)
        rb = PPC_BIT(53); /* IS = 1 */
        rs = pid << PPC_BITLSHIFT(31);
        prs = 1; /* process scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
 
        asm volatile(PPC_TLBIE_5(%0, %4, %3, %2, %1)
                     : : "r"(rb), "i"(r), "i"(prs), "i"(ric), "r"(rs) : "memory");
@@ -164,7 +164,7 @@ static inline void __tlbiel_va(unsigned long va, unsigned long pid,
        rb |= ap << PPC_BITLSHIFT(58);
        rs = pid << PPC_BITLSHIFT(31);
        prs = 1; /* process scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
 
        asm volatile(PPC_TLBIEL(%0, %4, %3, %2, %1)
                     : : "r"(rb), "i"(r), "i"(prs), "i"(ric), "r"(rs) : "memory");
@@ -212,7 +212,7 @@ static inline void __tlbie_va(unsigned long va, unsigned long pid,
        rb |= ap << PPC_BITLSHIFT(58);
        rs = pid << PPC_BITLSHIFT(31);
        prs = 1; /* process scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
 
        asm volatile(PPC_TLBIE_5(%0, %4, %3, %2, %1)
                     : : "r"(rb), "i"(r), "i"(prs), "i"(ric), "r"(rs) : "memory");
@@ -615,7 +615,7 @@ void radix__flush_tlb_lpid_va(unsigned long lpid, unsigned long gpa,
        rb |= ap << PPC_BITLSHIFT(58);
        rs = lpid & ((1UL << 32) - 1);
        prs = 0; /* process scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
 
        asm volatile("ptesync": : :"memory");
        asm volatile(PPC_TLBIE_5(%0, %4, %3, %2, %1)
@@ -633,7 +633,7 @@ void radix__flush_tlb_lpid(unsigned long lpid)
        rb = 0x2 << PPC_BITLSHIFT(53); /* IS = 2 */
        rs = lpid & ((1UL << 32) - 1);
        prs = 0; /* partition scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
 
        asm volatile("ptesync": : :"memory");
        asm volatile(PPC_TLBIE_5(%0, %4, %3, %2, %1)
@@ -657,7 +657,7 @@ void radix__flush_tlb_all(void)
 
        rb = 0x3 << PPC_BITLSHIFT(53); /* IS = 3 */
        prs = 0; /* partition scoped */
-       r = 1;   /* raidx format */
+       r = 1;   /* radix format */
        rs = 1 & ((1UL << 32) - 1); /* any LPID value to flush guest mappings */
 
        asm volatile("ptesync": : :"memory");