wil6210: fix missed MISC mbox interrupt
authorMaya Erez <merez@codeaurora.org>
Fri, 26 Apr 2019 15:43:35 +0000 (18:43 +0300)
committerKalle Valo <kvalo@codeaurora.org>
Fri, 3 May 2019 05:04:36 +0000 (08:04 +0300)
When MISC interrupt is triggered due to HALP bit, in parallel
to mbox events handling by the MISC threaded IRQ, new mbox
interrupt can be missed in the following scenario:
1. MISC ICR is read in the IRQ handler
2. Threaded IRQ is completed and all MISC interrupts are unmasked
3. mbox interrupt is set by FW
4. HALP is masked
The mbox interrupt in step 3 can be missed due to constant high level
of ICM.
Masking all MISC IRQs instead of masking only HALP bit in step 4
will guarantee that ICM will drop to 0 and interrupt will be triggered
once MISC interrupts will be unmasked.

Signed-off-by: Maya Erez <merez@codeaurora.org>
Signed-off-by: Kalle Valo <kvalo@codeaurora.org>
drivers/net/wireless/ath/wil6210/interrupt.c

index d161dc930313d2ec0d67cd1bd5839d4fa7a2b2c8..b00a13d6d5307b6a03ccb9a42e43da5e5fabf049 100644 (file)
@@ -595,7 +595,7 @@ static irqreturn_t wil6210_irq_misc(int irq, void *cookie)
                        /* no need to handle HALP ICRs until next vote */
                        wil->halp.handle_icr = false;
                        wil_dbg_irq(wil, "irq_misc: HALP IRQ invoked\n");
-                       wil6210_mask_halp(wil);
+                       wil6210_mask_irq_misc(wil, true);
                        complete(&wil->halp.comp);
                }
        }