clk: qoriq: added ls1012a clock configuration
authorTang Yuantian <Yuantian.Tang@nxp.com>
Thu, 24 Nov 2016 02:36:55 +0000 (10:36 +0800)
committerStephen Boyd <sboyd@codeaurora.org>
Fri, 9 Dec 2016 00:29:30 +0000 (16:29 -0800)
Acked-by: Scott Wood <oss@buserror.net>
Signed-off-by: Tang Yuantian <yuantian.tang@nxp.com>
[sboyd@codeaurora.org: Sorted list]
Signed-off-by: Stephen Boyd <sboyd@codeaurora.org>
drivers/clk/clk-qoriq.c

index 7dd4351efdd6b18f951bbafe28c0c6c1d77e1611..d0bf8b1c67de51ba27e756af870cea4ccfa67eec 100644 (file)
@@ -291,6 +291,14 @@ static const struct clockgen_muxinfo ls1046a_hwa2 = {
        },
 };
 
+static const struct clockgen_muxinfo ls1012a_cmux = {
+       {
+               [0] = { CLKSEL_VALID, CGA_PLL1, PLL_DIV1 },
+               {},
+               [2] = { CLKSEL_VALID, CGA_PLL1, PLL_DIV2 },
+       }
+};
+
 static const struct clockgen_muxinfo t1023_hwa1 = {
        {
                {},
@@ -528,6 +536,16 @@ static const struct clockgen_chipinfo chipinfo[] = {
                .pll_mask = 0x07,
                .flags = CG_PLL_8BIT,
        },
+       {
+               .compat = "fsl,ls1012a-clockgen",
+               .cmux_groups = {
+                       &ls1012a_cmux
+               },
+               .cmux_to_group = {
+                       0, -1
+               },
+               .pll_mask = 0x03,
+       },
        {
                .compat = "fsl,ls2080a-clockgen",
                .cmux_groups = {
@@ -1313,6 +1331,7 @@ err:
 
 CLK_OF_DECLARE(qoriq_clockgen_1, "fsl,qoriq-clockgen-1.0", clockgen_init);
 CLK_OF_DECLARE(qoriq_clockgen_2, "fsl,qoriq-clockgen-2.0", clockgen_init);
+CLK_OF_DECLARE(qoriq_clockgen_ls1012a, "fsl,ls1012a-clockgen", clockgen_init);
 CLK_OF_DECLARE(qoriq_clockgen_ls1021a, "fsl,ls1021a-clockgen", clockgen_init);
 CLK_OF_DECLARE(qoriq_clockgen_ls1043a, "fsl,ls1043a-clockgen", clockgen_init);
 CLK_OF_DECLARE(qoriq_clockgen_ls1046a, "fsl,ls1046a-clockgen", clockgen_init);