Simplify management of SCTLR_EL3 and SCTLR_EL1
authorAchin Gupta <achin.gupta@arm.com>
Fri, 18 Jul 2014 17:38:28 +0000 (18:38 +0100)
committerAchin Gupta <achin.gupta@arm.com>
Mon, 28 Jul 2014 09:10:22 +0000 (10:10 +0100)
commitec3c10039bdc2c1468a8ba95fbbe9de78628eea5
treeb8781fc14291cb3afd32a49ef8bbe5f60bdf0188
parent539a7b383d52493a94df4f5da8f74aa102429fa0
Simplify management of SCTLR_EL3 and SCTLR_EL1

This patch reworks the manner in which the M,A, C, SA, I, WXN & EE bits of
SCTLR_EL3 & SCTLR_EL1 are managed. The EE bit is cleared immediately after reset
in EL3. The I, A and SA bits are set next in EL3 and immediately upon entry in
S-EL1. These bits are no longer managed in the blX_arch_setup() functions. They
do not have to be saved and restored either. The M, WXN and optionally the C
bit are set in the enable_mmu_elX() function. This is done during both the warm
and cold boot paths.

Fixes ARM-software/tf-issues#226

Change-Id: Ie894d1a07b8697c116960d858cd138c50bc7a069
bl1/aarch64/bl1_arch_setup.c
bl1/aarch64/bl1_entrypoint.S
bl2/aarch64/bl2_entrypoint.S
bl31/aarch64/bl31_arch_setup.c
bl31/aarch64/bl31_entrypoint.S
bl32/tsp/aarch64/tsp_entrypoint.S
include/lib/aarch64/arch.h
lib/aarch64/xlat_tables.c
services/std_svc/psci/psci_entry.S