drm/tegra: sor: Fix hang on Tegra124 eDP
authorThierry Reding <treding@nvidia.com>
Wed, 10 Jan 2018 12:04:58 +0000 (13:04 +0100)
committerThierry Reding <treding@nvidia.com>
Wed, 10 Jan 2018 12:04:58 +0000 (13:04 +0100)
commitd780537f9b49e9d714a454e5ed989d909beab8ec
treeacdd7536014eeb556c962d76860e0b5e61ed2e80
parentb0bb222440a5c8273f67dd37946707e6ba6ad832
drm/tegra: sor: Fix hang on Tegra124 eDP

The SOR0 found on Tegra124 and Tegra210 only supports eDP and LVDS and
therefore has a slightly different clock tree than the SOR1 which does
not support eDP, but HDMI and DP instead.

Commit e1335e2f0cfc ("drm/tegra: sor: Reimplement pad clock") breaks
setups with eDP because the sor->clk_out clock is uninitialized and
therefore setting the parent clock (either the safe clock or either of
the display PLLs) fails, which can cause hangs later on since there is
no clock driving the module.

Fix this by falling back to the module clock for sor->clk_out on those
setups. This guarantees that the module will always be clocked by an
enabled clock and hence prevents those hangs.

Fixes: e1335e2f0cfc ("drm/tegra: sor: Reimplement pad clock")
Reported-by: Guillaume Tucker <guillaume.tucker@collabora.com>
Tested-by: Jon Hunter <jonathanh@nvidia.com>
Signed-off-by: Thierry Reding <treding@nvidia.com>
drivers/gpu/drm/tegra/sor.c